Laporan Praktikum 1 Gerbang Logika(1)

download Laporan Praktikum 1 Gerbang Logika(1)

of 18

Transcript of Laporan Praktikum 1 Gerbang Logika(1)

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    1/18

    LAPORAN PRAKTIKUM SISTEM DIGITAL

    PERCOBAAN 1 GERBANG LOGIKA

    DISUSUN OLEH : INAYATI HAJJAR AKBARI (A/14302244001)

    LABORATORIUM ELEKRONIKA DAN INSTRUMENTASI

    JURUSAN PENDIDIKAN FISIKA FMIPA UNY

    TUJUAN PERCOBAAN :1. Membiasakan mengenali letak dan fungsi pin (kaki) pada IC gerbang logika dasar.

    2. Memahami cara kerja gerbang logika dasar.

    3. Mengukur tegangan keluaran IC

    DASAR TEORI :

    Gerbang logika dalam elektronika digital dapat dibagi menjadi dua aitu gerbang logika dasar dan

    gerbang logika uni!ersal. Gerbang logika dasar terdiri dari gerbang "#$% &' dan #&. IC angmerupakan kepanjangan dari Integrated Circuit. IC terbentuk dari sebuah rangkaian ang sudah

    terintegrasi dan dibuat dalam satu buah chip komponen

    Gerbang "#$ adalah gerbang dasar untuk membentuk gerbang #"#$ ang termasuk

    komponen gerbang logika uni!ersal. ersamaan dari gerbang "#$ dua input adalah*+ , " . -

    abel kebenaran Gerbang "#$ 2 masukan *

    Masukan eluaran

    " - +"#$/ / /

    / 1 /

    1 / /

    1 1 1

    Gerbang &' 2 masukan dapat dianalogikan sebagai 2 saklar paralel untuk menghidupkan

    lampu% dimana lampu akan menala bila salah satu saklar atau saklar lainna ditutup. ersamaan dari

    gerbang &' adalah* + , " 0 -

    abel kebenaran Gerbang &'*

    Masukan eluaran

    " - +&' / / /

    / 1 1

    1 / 1

    1 1 1

    Gerbang I#'' (#&) merupakan suatu rangkaian logika ang berfungsi sebagai

    pembalik% jika masukan berlogika 1% maka keluaran akan berlogika /% demikian sebalikna.abel kebenaran Gerbang #&*

    Masukan eluaran

    "   A

    / 1

    1 /

    Gerbang #"#$ terdiri dari dua atau lebih dari masukan dan sebuah sinal keluaran. 4emua

    masukan harus berharga tinggi untuk menghasilkan keluaran rendah.

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    2/18

    Gerbang 56&' merupakan kepanjangan dari Exclusive OR ang mana keluaranna akan

     berlogika 1 apabila inputanna berbeda% namun apabila semua inputana sama maka akan memberikan

    keluaranna /.

    abel kebenaran

    Input " Input - &utput +

    / / /

    / 1 1

    1 / 1

    1 1 /

    ALAT DAN BAHAN

    1. Catu daa

    2. Multimeter 

    3. 7$8. roject board

    9. IC (:8/;%:8/8%:832%:8;

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    3/18

    3. Mengukur tegangan keluaran pada 7$ menggunakan multimeter 

    -. Menggunakan IC :8//

    1. Merangkai IC pada project board dengan menghubungkan pin=kaki nomor 1 atau 2 ke

    ground atau ke sumber tegangan dan menghubungan 7$ pada pin= kaki nomor 3 aitusebagai keluaran

    2. Menghubungkan pin=kaki nomor : ke ground dan pin=kaki nomor 18 ke sumbertegangan (cc , 9 !olt)

    3. Mengukur tegangan keluaran pada 7$ menggunakan multimeter C. Menggunakan IC :832

    1. Merangkai IC pada project board dengan menghubungkan pin=kaki nomor 1 atau 2 ke

    ground atau ke sumber tegangan dan menghubungan 7$ pada pin= kaki nomor 3 aitusebagai keluaran

    2. Menghubungkan pin=kaki nomor : ke ground dan pin=kaki nomor 18 ke sumber

    tegangan (cc , 9 !olt)

    13 12 11 10 9 814

    7654321

    VCC 4B

    1A

    3Y3A3B4Y4A

    2B2A1Y1B GND2Y

    3. Mengukur tegangan keluaran pada 7$ menggunakan multimeter 

    $. Menggunakan IC :8;<1. Merangkai IC pada project board dengan menghubungkan pin=kaki nomor 1 atau 2 ke

    ground atau ke sumber tegangan dan menghubungan 7$ pada pin= kaki nomor 3 aitu

    sebagai keluaran

    2. Menghubungkan pin=kaki nomor : ke ground dan pin=kaki nomor 18 ke sumbertegangan (cc , 9 !olt)

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    4/18

    3. Mengukur tegangan keluaran pada 7$ menggunakan multimeter 

    . Menggunakan IC :8/8

    1. Merangkai IC pada project board dengan menghubungkan pin=kaki nomor 1 ke groundatau ke sumber tegangan dan menghubungan 7$ pada pin= kaki nomor 2 aitu sebagai

    keluaran

    2. Menghubungkan pin=kaki nomor : ke ground dan pin=kaki nomor 18 ke sumber

    tegangan

    13 12 11 10 9 814

    7654321

    VCC 4B

    1A

    3Y3A3B4Y4A

    2B2A1Y1B GND2Y

    3. Mengukur tegangan keluaran pada 7$ menggunakan multimeter 

    DATA PERCOBAAN

    ". IC :8/; ("#$)

     #&.I#> &>> (cc , 9 !olt)

    " - 7$ output

    1. / / / /.2

    2. / 1 / /.2

    3. 1 / / /.2

    8. 1 1 1 2.2

    -. IC :8// (#"#$)

     #&.I#> &>> (cc , 9 !olt)

    " - 7$ output

    1. / / 1 2.2

    2. / 1 1 2.2

    3. 1 / 1 2.2

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    5/18

    8. 1 1 / /.2

    C. IC :832 (&')

     #&.I#> &>> (cc , 9 !olt)

    " - 7$ output

    1. / / / /.2

    2. / 1 1 2.8

    3. 1 / 1 2.8

    8. 1 1 1 2.8

    $. IC :8;< (56&')

     #&.I#> &>> (cc , 9 !olt)

    " - 7$ output

    1. / / / /.2

    2. / 1 1 2.8

    3. 1 / 1 2.88. 1 1 / /.2

    . IC :8/8 (#&)

     #&.I#> &>> G"#G"#

    " 7$ cc output

    1. 1 / / /

    2. / 1 / /

    3.< 2.2

    3.; 2.2

    8./ 2.8

    8.< 2.9

    9./ 2.

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    6/18

    PEMBAHASAN

    ada percobaan satu berjudul gerbang logika mempunai tujuan membiasakan

    mengenali letak dan fungsi pin (kaki) pada IC gerbang logika dasar% memahami cara kerja

    gerbang logika dasar% mengukur tegangan keluaran IC. ada percobaan ini menggunakan lima buah IC aitu :8/8 (#&)% :8;< (56&')% :832 (&')% :8// (#"#$)% :8/; ("#$)

    ertama menggunakan IC :8/; ("#$) dengan cc,9!olt didapatkan data percobaan

    sebagai berikut disertai dengan gambar rangkaian ang menunjukkan nala atau tidakna 7$sebagai keluaran.

     #&. " - 7$(+)

    output '"#G"I"#

    1 / / / /.2

    2 / 1 / /.2

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    7/18

    3 1 / / /.2

    8 1 1 1 2.2

    ada tabel ini dapat dilihat bah?a pada saat inputan " , / dan - , / maka outputna + , /%

    ketika salah satu dari " dan - sama dengan 1 maka outputna masih / dan ketika input " dan - sama

    dengan 1 maka outputna + , 1 . @asil ini sesuai dengan teori bah?a gerbang logika "#$ ABika Input

    " "nd - keduana !"#"$#%%&" 1%maka output akan !"#"$#%%&" 1 &' "&& dan Bika Input "

    atau - salah satu atau keduana  !"#"$#%%&" 0 maka output akan  !"#"$#%%&" 0 &' &'* A.

      abel ang didapatkan juga memenuhi tabel kebenaran gerbang logika "#$ pada dasar teori%

    dan memenuhi persamaan+ , " . -

    ada percobaan ini Gerbang "#$ mempunai dua atau lebih dari dua sinal masukan tetapi

    hana satu sinal keluaran. Gerbang "#$ untuk menghasilkan sinal keluaran tinggi maka semua

    sinal masukan harus bernilai tinggi.

    edua menggunakan IC :8;< (56&') dengan cc,9!olt didapatkan data percobaan

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    8/18

    sebagai berikut disertai dengan gambar rangkaian ang menunjukkan nala atau tidakna 7$

    sebagai keluaran.

     #&. " - 7$

    (+)

    output '"#G"I"#

    1 / / / /.2

    2 / 1 1 2.8

    3 1 / 1 2.8

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    9/18

    8 1 1 / /.2

    ada tabel ini dapat dilihat bah?a pada saat inputan " , / dan - , / dan ",1 dan -,1

    maka outputna + , /% ketika ",/ dan -,1 atau sebalikna maka outputna + , 1 . abel ini

    sesuai dengan tabel kebenaran gerbang logika 56&'.

    @al ini menunjukkan bah?a ketika sinal masukan ang diberikan sama maka output

    akan menunjukkan / atau mati dan ketika sinal masukan ang diberikan berbeda maka output

    akan menunjukkan 1 atau nala. @al ini sesuai dengan teori ang mendasari bah?a Gerbang

    56&' merupakan kepanjangan dari Exclusive OR ang mana keluaranna akan berlogika 1

    apabila inputanna berbeda% namun apabila semua inputana sama maka akan memberikan

    keluaranna /.

    etiga menggunakan IC :832 (&') dengan cc,9!olt didapatkan data percobaan

    sebagai berikut disertai dengan gambar rangkaian ang menunjukkan nala atau tidakna 7$

    sebagai keluaran.

     #&. " - 7$

    (+)

    output '"#G"I"#

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    10/18

    1 / / / /.2

    2 / 1 1 2.8

    3 1 / 1 2.8

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    11/18

    8 1 1 1 2.8

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    12/18

    $idapatkan tabel seperti di atas ang sesuai dengan tabel kebenaran gerbang &' aitu

    ketika salah satu atau kedua sinal masukan tinggi maka didapatkan nala pada lampu 7$atau menunjukkan 1 tetapi ketika sinal masukan keduana rendah atau / maka didapatkan mati

     pada lampu 7$ atau menunjukkan / atau dapat dianalogikan sebagai 2 saklar paralel untuk

    menghidupkan lampu% dimana lampu akan menala bila salah satu saklar atau saklar lainnaditutup.

    $ata ang didapatkan juga memenuhi ersamaan dari gerbang &' aitu*

    + , " 0 -

    eempat menggunakan IC :8// (#"#$) dengan cc,9!olt didapatkan data percobaan

    sebagai berikut disertai dengan gambar rangkaian ang menunjukkan nala atau tidakna 7$

    sebagai keluaran.

     #&. " - 7$(+)

    output '"#G"I"#

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    13/18

    1 / / 1 2.2

    2 / 1 1 2.2

    3 1 / 1 2.2

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    14/18

    8 1 1 / /.2

    $idapatkan hasil seperti pada tabel di atas bah?a lampu 7$ akan menala ketika salah

    satu masukan berharga rendah atau / dan lampu 7$ mati ketika kedua masukan bernilai tinggiatau 1. @al ini sesuai dengan teori bah?a Gerbang #"#$ terdiri dari dua atau lebih dari

    masukan dan sebuah sinal keluaran. 4emua masukan harus berharga tinggi untuk

    menghasilkan keluaran rendah. abel ang didapatkan pun sesuai dengan tabel kebenaranGerbang logika #"#$.

    elima menggunakan IC :8/8 (#&) dengan cc dari / !olt sampai 9 !olt didapatkan

    data percobaan sebagai berikut disertai dengan gambar rangkaian ang menunjukkan nala atau

    tidakna 7$ sebagai keluaran.

     #&. " 7$

    (+)

    cc output '"#G"I"#

    1 1 / / /

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    15/18

    2 / 1 / /

    3.< 2.2

    3.; 2.2

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    16/18

    8./ 2.8

    8.< 2.9

    9./ 2.<

    ada percobaan dengan IC :8// hana menggunakan satu sinal masukan% dan didapatkan tabel

    ang menunjukkan bah?a ketika masukan tinggi atau bernilai 1 maka keluaran atau output

    ang dihasilkan rendah atau lampu 7$ mati dan ketika masukan rendah atau bernilai / maka

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    17/18

    keluaran atau output ang dihasilkan rendah atau lampu 7$ nala atau bernilai 1. @al ini

    sesuai dengan teori ang mendasari bah?a Gerbang I#'' (#&) merupakan suatu

    rangkaian logika ang berfungsi sebagai pembalik% jika masukan berlogika 1% maka keluaran

    akan berlogika /% demikian sebalikna.4aat sinal masukan bernilai rendah dan didapatkan nala pada lampu 7$% ditunjukkan

    nala terang saat cc,9 !olt dan nala tetapi masih redup pada cc,3.< !olt. @al ini tidak

    sesuai dengan teori bah?a nala terang pada lampu 7$ seharusna pada cc kurang dari 9!olt aitu sekitar 2 !olt tetapi hasil ang didapatkan saat cc,2 !olt lampu 7$ belum mulai

    menala. @al ini disebabkan oleh beberapa faktor aitu kemungkinan kabel ang digunakan

    kurang menancap pada project board dan juga faktor 7$ ang sudah berulang kali dipakai.

    KESIMPULAN

    1. 7etak dan fungsi pin (kaki) pada IC gerbang logika dasar.

    • Gerbang "#$ sinal masukan di kaki atau pin 1%2%8%9%D%1/%12%13 dan output pada kaki atau pin

    3% &>> (cc , 9 !olt)

    " - 7$ output

    1. / / / /.2

    2. / 1 / /.2

  • 8/18/2019 Laporan Praktikum 1 Gerbang Logika(1)

    18/18

    3. 1 / / /.2

    8. 1 1 1 2.2

    • Gerbang &' 

     #&.I#> &>> (cc , 9 !olt)

    " - 7$ output

    1. / / / /.2

    2. / 1 1 2.8

    3. 1 / 1 2.8

    8. 1 1 1 2.8

    • Gerbang I#'' (#&)

     #&.I#> &>> G"#G"#

    " 7$ cc output

    1. 1 / / /2. / 1 / /

    3.< 2.2

    3.; 2.2

    8./ 2.8

    8.< 2.9

    9./ 2.<

    • Gerbang 56&' 

     #&.I#> &>> (cc , 9 !olt)

    " - 7$ output

    1. / / / /.2

    2. / 1 1 2.8

    3. 1 / 1 2.8

    8. 1 1 / /.2

    • Gerbang #"#$

     #&.I#> &>> (cc , 9 !olt)

    " - 7$ output

    1. / / 1 2.2

    2. / 1 1 2.2

    3. 1 / 1 2.2

    8. 1 1 / /.2